This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12DJ3200EVM:启用具有抽取功能的 JMODES 时出现问题

Guru**** 2553450 points
Other Parts Discussed in Thread: ADC12DJ3200, ADC12DJ3200EVM, LMK04828

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/963492/adc12dj3200evm-issue-with-enabling-jmodes-with-decimation

器件型号:ADC12DJ3200EVM
主题中讨论的其他器件:ADC12DJ3200LMK04828

您好!

我正在使用插入 TSW14J57 (REve)采集板的 ADC12DJ3200EVM。 我将1.12GHz 外部时钟(13dBm 功率)馈入2路分离器(每个电缆末端的分离器输出测量值为9dBm)、该输出馈入 ADC12DJ3200EVM 上的 DEVCLK 和 LMKCLK 输入(电路板经过修改、可使用外部时钟)。 我的基准信号作为单端输入馈入 VINA。 我将通过 ADC12DJ3200 GUI 并使用 High Speed Data Converter Pro v5.00配置 ADC。

通过这种配置、我能够使一些 JMODE 工作、例如 JMODE0和 JMODE2。频谱数据看起来是正确的。

但是、我想使用额外的 JMODE、例如 JMODE 16。 当我尝试使用此模式时、我会收到一条 DDR"Timed_Out_ERROR"消息。 在采集卡上、我看到 D3关闭、这听起来像是同步故障。

我配置此板的方式是:

1.打开 ADC12DJ3200 GUI 和 HSDC Pro

2.在 ADC12DJ3200 GUI 中、选择时钟作为外部直接信号、外部 FS 选择为1120MHz

3.在 ADC12DJ3200 GUI 中,在#3中选择 JMODE 16,然后点击“Program Clocks and ADC"

4.在 HSDC Pro 中,我连接到 Captuire 卡,然后选择 JMODE 16配置文件

5.在 HSDC Pro 中,单击左下角的设置系数,单击左上角的启用复选框,将我的 ADC 采样率设置为1.12 GHz,抽取因子为16,单击确定

然后、我单击"CAPTURT"、得到 DDR 超时错误。

我可以在这里采取任何其他步骤来实现这一目标吗? 我得到的通道速率为2.8G、这对于采集卡来说似乎是可以的。

谢谢、

Anthony

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Anthony、

    Xilinx JESD IP 需要 FPGA 参考时钟分频器比3.12Gbps 串行器/解串器速率低20。  对 ADC 进行编程后、请执行以下步骤。

    1.转到 ADC12DJ3200EVM 上的 LMK04828选项卡。

    2.将 CLKOUT 0 (DCLK 分频器)更改为 8、您应该能够在 HSDpro 中捕获。

    下面是需要更改的 GUI 设置屏幕截图。

    此致、

    Neeraj

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢! 这使得它立即工作。