This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1262:DOUT/DRDY 行为

Guru**** 2390885 points
Other Parts Discussed in Thread: ADS1262

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/955292/ads1262-dout-drdy-behavior

器件型号:ADS1262

您好!

我想了解 DOUT/ DRDY 的行为。

Q1)

下面是数据表第12页的图2。
有一条注释(A)表示 DOUT/DRDY 可为逻辑高电平或低电平、具体取决于引脚的先前状态。
这意味着什么? 我认为这意味着无法将数据就绪和低电平状态与该引脚上的先前状态区分开。

Q2)
我认为 DOUT/ DRDY 在 SCLK 的第一个上升沿之后作为 DOUT 运行。
该引脚何时更改为 DRDY 功能?

此致、
OBA

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Oba、

    以下是有关 DOUT/DRDY 引脚在 ADS1262上的工作原理的一些注意事项:

    • 当您向 ADC 发出 SCLK 并且数据正在 DOUT/DRDY 移出时、您将不会有任何数据就绪指示。 如果在读取期间完成了转换、您将不会收到任何有关该转换的通知。
    • DOUT/ DRDY 引脚仅在向 ADC 发出 SCLK 时才在 DOUT"模式"下运行
    •  DOUT/ DRDY 引脚将保持 DOUT/ DRDY 中移出的最后一位的状态。 下一次转换完成后、您将看到:
      • DOUT/DRDY 在之前 DOUT/DRDY 处于高电平时下降至低电平
      • DOUT/DRDY 脉冲高电平-低电平、以防 DOUT/DRDY 之前为低电平
    • 如果要在每次数据读回后强制 DOUT/ DRDY 处于高电平、则应读取确保 LSB 为1的寄存器。 例如、如果您启用了内部基准、则可以读回功率寄存器(地址= 01h)

    请告诉我这是否清楚

    布莱恩

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Bryan、

    感谢您的回复。

    我还有一个问题需要回答以下问题。

    > DOUT/DRDY 脉冲高电平-低电平、以防 DOUT/DRDY 之前为低电平

    图107中的这种高-低脉冲宽度是否为16tclk (如 T_W (DRH))?

    此致、
    OBA

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Oba、

    是的、正确。 如果 DOUT/ DRDY 已处于低电平、则 DOUT/ DRDY 引脚将在16个 tCLK 时产生脉冲、如图107所示。

    除了脉冲宽度之外、我建议使用下降沿触发中断来识别 DRDY 上的高电平到低电平转换。

    布莱恩