This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我想知道 IOVdd 线路上的电流消耗是多少。 数据表在"正常模式"期间将其列为10uA、但在通过 IO 线路发送 DAC 更新时、电流消耗是否会变化? 如果我以50MHz 的频率发送恒定的 SPI 数据流、IOVdd 电流消耗是否仍为10uA、如果不是、它会是什么? 我想知道我是否可以使用 AVDD 线路上的电阻分压器来生成 IOVdd、或者我是否需要真正的稳压器来生成该电压。 此外、在数据表的第15页中、它显示"为了实现最低功耗、逻辑 VIH 电平应尽可能接近 IOVDD、逻辑 VIL 电平应尽可能接近 GND 电压"。 这是否也会影响 IOVdd 的抽取、如果是、如何计算?
谢谢、
您好、Bren、
数据表指定了中间代码和接近 IOVDD 的逻辑电平的 IOVDD 电流。
一般来说、如果您的逻辑电平小于 IOVDD、则可以预期 IOVDD 电源的电流消耗会更高。 假设 IOVDD 为5V、并且您要通过使用3.3V 电源运行的微控制器连接此器件、在这种情况下、您肯定会看到更高的 IOVDD 电流。
此外、当位从逻辑高电平切换到逻辑低电平或反之、您也会看到来自 IOVDD 的瞬态电流。 因此、我们不建议使用 AVDD 上的电阻分压器推导 IOVDD 电源。
无论数据表在第15页中规定的是什么、都适用于任何数字电路、而不仅仅是 DAC。
此致、
AK