为了方便系统、我们考虑在1tDRDY 周期内采集数据。
(当然、启动后的5个周期会被丢弃。)
我们希望有证据表明,即使仅将第6个周期的数据用作有效数据,也不会有任何问题。
虽然数据表中有一个转换周期的描述、但是没有描述模拟值成为转换数据的时序、所以我问了这样一个问题。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好、
从 ADS1252 (如下所示)的图12中可以看到、ADC 有两种模式:DRDY 模式和 DOUT 模式。 您应该监控 DRDY、以了解数据何时准备就绪、可由 ADC 随时钟移出。
该器件需要时间 T4对模拟输入进行采样和转换。 当数据就绪时、DRDY 将在时间 T2变为低电平、然后在时间 T3变为高电平。 根据表2,T2和 T3均为6*CLK (典型值)。
此时、器件会更改为 DOUT 模式、您必须在该模式下发布24个 SCLK 才能获取转换结果。 这必须在表2 (348*CLK)中 DOUT 模式给出的时间内完成、或者随着下一个采样周期开始、数据可能会损坏。 换言之、ADS1252没有集成缓冲器来保持数据超过1倍的转换周期、因此请确保满足表2中的时序。
另请注意、在启动时、数据在您看到6个 DRDY 脉冲之前无效、如数据表中所述。 这是为了给数字滤波器留出"填充"的时间、因为它是一个 SINc5滤波器。
我希望这能帮助您使 ADS1252适用于您的应用。
布莱恩
您好、
正确、ADS1252具有 SINc5滤波器、因此需要等待5个转换周期、以便滤波器填充。 但是、如果在转换开始时信号未稳定、您可能需要等待一个额外的周期-因此需要等待6个转换周期。
请注意、在等待6个转换周期后、假设输入没有阶跃变化、您应该能够以1/数据速率的频率获取数据以用于后续转换。 如果发生阶跃变化、则需要等待5或6次转换才能获得稳定的数据。
听起来您是否知道此功能、所以如果您需要其他功能、请告诉我。
布莱恩