我有2个模拟差分输入和2个 RTD。 我想以2KSPS 的速率持续扫描4个通道 (即、连接启动高电平、单模式 DOUT)。 我不确定的是 SPI 流。
第9.6.3节中的数据表显示"在 START 引脚保持高电平的情况下、ADC 会连续转换选定的输入通道。"、但这是否意味着当 DRDY 变为低电平时、您读取一个通道(RDATA 或 RDATAC?)的结果 同时发送配置字节进行下一次读取(WREG MUX0、WREG SYS0的 PGA)?
这40个 SCLK (5个字节* 8)发生在下一个 DRDY 变为高电平之前、CSn 大约在前24位读取时、然后每个 WREG 写入?
