This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12DJ3200EVM:ADC 样片错误

Guru**** 2539500 points
Other Parts Discussed in Thread: ADC12DJ3200, ADC12DJ3200EVM

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/921540/adc12dj3200evm-adc-samples-wrong

器件型号:ADC12DJ3200EVM
主题中讨论的其他器件:ADC12DJ3200

您好!

我将 TI ADC ADC12DJ3200与 Arria 10 FPGA 搭配使用、并使用示例设计和 JMODE 0来尝试采集 ADC 样本。 但是、我收到的数据错误、噪声值非常高。  

我尝试使用测试模式对其进行调试、发现它在使用斜坡以及传输层短路测试模式时工作正常。 也就是说、这种配置是可以的。 我使用 TI 的 GUI 进行 LMK、LMX 和 ADC 配置。

请告诉我是否有任何解决方案可用于此目的。

此致、

Tarun

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Tarun、

    您是否使用了 TI 网站 ADC12DJ3200EVM 产品文件夹中的示例固件? 您能否发送输出数据和 GUI 设置的屏幕截图?

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、我们通过迁移 Arria 10 EVM 的设计、使用了 ADC12DJ3200EVM 产品文件夹中的示例固件。 正如我之前提到的、我们将获得正确的测试模式。 我们在 ADC 捕获方面取得了一些进展、因为我们能够获得信号输出、但是在一些捕获中、噪声级别太高。 我附加了两个捕获屏幕截图、一个具有信号捕获、另一个没有任何输入信号、以观察本底噪声

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    此外、在 GUI 设置中、我们只需将内部时钟生成和 FS 设置为3000MHz 以及 JMODE0。 我们不会触摸本地 FAE 建议的任何其他设置

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Tarun、

    在 HSDC Pro GUI 的 ADC 输出数据速率条目中、我注意到您有6k。 对于模式0、这需要是 ADC GUI 中使用的 Fclk 速率的两倍。 对于您的情况、这应该是6G。 请尝试一下。

    此致、

    Jim  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jim、

    6k 设置错误、但它会影响 FFT Bin 点和峰值频率。 它不会导致噪声问题。

    但是、我们能够找出真正的问题、发现数据格式不正确。 我们原本希望使用二进制补码形式、但我们从 ADC 获得了偏移二进制。 更改此设置后、我们能够根据数据表获得正确的信号和良好的性能。

    感谢您的支持。

    此致、

    Tarun