This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
现在、我正在设计使用 DAC5662的电路。
我有两个与 DAC5662从睡眠模式返回相关的问题。
问题1:
我想确认是否存在除睡眠引脚 H 电平 到 L 电平转换以外的其他情况以返回正常运行状态。(例如: 需要 CLK 信号输入来恢复内部基准电路的运行等)
问题2:
我想确认睡眠引脚 H 电平到 L 电平位移时序之间返回正常运行状态的时间。
此致、
网状网络
网状网络:
当您断电(或睡眠)时、您无需禁用时钟。 如果时钟存在、则将 SLEEP 引脚切换为低电平即可恢复运行。 如果时钟也掉电、那么也必须恢复。
如果存在时钟、则从睡眠状态恢复的时间大约为几 ns。
-罗素
您好、Russell、
感谢你的答复。
我认为、由于主机电路电流消耗的限制、时钟信号将断电、而 DAC5662不使用。
因此、我还要确认 、从 睡眠信号低电平状态的时钟信号重新输入(低电平到高电平的第一次转换)的时序恢复 DAC5662所需的时间是多少。
此致、
网状网络
高网状网络、
DAC5662的唤醒时间 约为7-10uec、睡眠时间约为2-3uec。 因为该测量仅在1块电路板上完成。 考虑到芯片间差异和 PVT、我建议您将 DAC 的唤醒时间和睡眠时间的数字提高三倍。
此致、
David Chaparro
尊敬的 David:
感谢你的答复。
您的回复对我很有帮助。
此致、
网状网络