主题中讨论的其他器件: TIDA-010128
大家好、
参考下面的设计、客户设计了 ADC12DJ5200RF+ FPGA + HMC07044 + LMK2595的采集系统。
适用于12位数字转换器的 TIDA-010128:可扩展20.8GSPS 参考设计
ADC 在 JMODE = 1单通道,16通道,jesd204b 兼容模式下工作。 LMK2595输出2.5GHz 频率时钟和单脉冲形式的 sysref。 HMC7044将 REFCLK 和 sysref 发送到 FPGA、并通过 LMK2595输入时钟确保同源。
最初的现象是、在将 sysref 发送到 ADC 和 FPGA 后、SYNC 可以在测试模式(斜坡)下上拉、但偶尔会被下拉。 如果设置为正常模式、SYNC 将定期下拉。 ADC 的 sysref 似乎存在问题。
现在、客户直接将 ADC 的 sysref 引脚接地、只将 sysref 发送到 FPGA。 实际上、可以建立链路。 SYNC 可以继续上拉、而不是下拉。