This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC3161:关于 DAC3161 CLK 信号问题

Guru**** 2434370 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/951121/dac3161-about-dac3161-clk-signal-question

器件型号:DAC3161

大家好、

我是否可以使用一个提供给 1:2缓冲 器和 输入 到 DACCLKP/N 和 DATACLKP/N 的 CLK 信号?  

DACCLKP/N 和 DATACLKP/N

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Jimmy、

    通常、DATACLK 在 FPGA 中生成、并与数据一起发送到 DAC。 数据和 DATACLK 将需要满足设置和保持时间要求、以便在 DAC 中正确锁存数据。 通常、FPGA 的 DACCLK 和 REF 时钟(用于驱动 DATACLK)来自相同的源。 EVM 原理图以了解更多信息。

    此致、

    Neeraj

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、

    感谢您的回复。

    但我想知道。 我是否可以 通过1:2自助餐向 DACCLKP/N 和 DATACLKP/N 提供相同的时钟信号?  

    谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Jimmy、

    是的、您可以使用它。 您还必须确保将另一个数据时钟副本发送 到 FPGA 以生成数据。 以便您可以轻松满足设置和保持时间要求。

    此致、

    Neeraj