This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS8588SEVM-PDK:信号劣化

Guru**** 2535750 points
Other Parts Discussed in Thread: ADS8588S

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/948675/ads8588sevm-pdk-signal-degradation

器件型号:ADS8588SEVM-PDK
主题中讨论的其他器件:ADS8588S

为了测试 ADS8588SEVM、我们将通过 MSO 生成不同的模拟信号并插入 ADC 通道(JP1)的输入端、 在50Hz 至6kHz 的低频信号下、我们将获得令人满意的结果、但当我们将频率增加到超过6kHz 时、信号幅值会受到影响、或在 ADC 输出端获得比输入原始信号更低的振幅值。 请参阅附件。  

根据16KHz (+5V 范围)和24kHz ( +10V 范围)的-3dB BW 增益设置、在使用其 EVM GUI 时、我们在这些频率(16KHz 和24kHz)下几乎获得60%的振幅。 您能解释一下较高频率下振幅下降的原因吗?

   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sushil、

    由于 ADS8588S 的每个通道上都集成了 LPF 滤波器、因此不能使用频率过高的输入信号。 否则、信号将被 LPF 降级和失真、请参阅下面内部 LPF 的幅度和相位响应:

    此致、

    戴尔