This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好、先生、
我们将 ADC32RF45 EVM 板用于 Polarfire 收发器。
输入射频频率:信号发生器150 MHz
OSCin:122.88兆赫
时钟源为 LMX2582至 ADC 为1536Msps
根据 ADC 的数据表、LMFS = 4421
具有复杂输出的 DDC 单频带
在 JESD204b 配置中、k = 8
请求同步
k28.5混合 ADC
对于 LMK0408输出时钟部分:8分频
请建议我获取 ADC 的参考时钟以及 SYNC 和 SYSREF 生成
谢谢
Roja Veereddy
您好、Roja、
您使用的抽取因子是什么?
对 EVM 进行编程后、您是否看到 LED D4 (PLL2锁定)亮起? 该绿色 LED 应在对 LMK 进行编程后亮起。
对于1536MSPS 模式、当使用 TSW14J56EVM 时、 在单击"Program EVM"按钮后、在 HSDC Pro 中进行捕获之前、要正确设置 FPGA 输出时钟、必须将"CLKout 0和1"的 DCLK 分频器加倍(在"LMK04828"选项卡中的"时钟输出"选项卡中、如下所示)。
此致、
Vijay
你好,先生
我们使用的抽取因子是 x4
我们使用的 PLL 模式是40倍
在 EVM 编程期间、PLL2已锁定、LED 变为绿色。
请建议我们从 LMK04828获取 FPGA 的参考时钟
我已经使用16分频的时钟进行了测试、但我们没有获得参考时钟。
谢谢
Roja Veereddy
您好、Roja Veereddy、
我已经使用 TSW14J56EVM 验证了 ADC32RF45EVM 上的此模式。 我能够使用 ADC32RF80_40x_LMF_4421 (在选择 ADC 下拉菜单中)在 HSDC Pro 中捕获 ADC 输出数据。 这意味着 TSW14J56EVM 接收到192M FPGA JESD 时钟。
EVM GUI 配置屏幕截图:
单击"Program EVM"按钮后、在 HSDC Pro 中进行捕获之前、要为1536MSPS 正确设置 FPGA 输出时钟、请在"LMK04828"选项卡中的"时钟输出"选项卡中双 DCLK 分频器、如下所示。
您还提到编程期间 LED D4打开(绿色)、因此 LMK PLL 2锁定在3072MHz。 使用/16分频器时、DCLKOUT0输出应为192MHz 时钟。该时钟网络名称在 ADC32RF45EVM 原理图中为'FPGA_JESD_CLKP/M' 。该时钟连接到 FMC 引脚 D4和 D5。 请仔细检查是否探测了正确的针脚。
此致、
Vijay
你好,先生
我们使用的是 polarfire FPGA。
其中、我们使用收发器 IP 和 JESD204b RX IP。
在收发器 IP 中:
我们已经给出了5Gbps 的 RX 数据速率
CDR 参考时钟频率为125MHz。
在 JESD204b IP 中:
我们已经给出了 LMFS 为4 4 2 1
k = 9
转换器分辨率为16
每个样本的总位数为:16
是否需要进行任何更改才能获得输出。
我正在尝试在芯片范围中看到输出、我不会执行同步、并且 JESD204b RX 输出 CGS 错误给出"1111"
同步未开始
请、您能否建议我对这些配置进行任何更改、因为我已正确指定引脚、并且我已正确设置 GUI 配置、但我仍然无法获取数据和同步。
Thnaks
Roja Veereddy