This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我想仔细检查当 VDD = 5.0V、Vref = 2.5V (内部)(DIV=1)和增益= 2时、FS 电压是多少。
这里是我的电路、它与评估板相同。
谢谢、
-cd
您好、CD、
在您的条件下、FS 输出将为5V。
具有5V VDD 的2.5V 基准电压接近基准分压器条件的边缘:
确保基准电压保持在2.5V 或以下、以避免基准缓冲器关闭、如本节所述:
最棒的
Katlynne Jones
Katlynne、
感谢您的快速响应。
我将使用内部 Vref、那么我如何保证 Vref 不超过2.5V? 使用外部 Vref 是否更好?
谢谢、
-cd
您好、CD、
在这种情况下、我会修改我的声明、说-确保您的 VDD 不会降至5V 以下、以避免基准缓冲器关闭的风险。 使用推荐 的旁路电容器以确保电源清洁。 您的原理图似乎已经包含了它们。 内部基准具有非常好的初始精度和低漂移、因此这不是问题。
最棒的
Katlynne Jones
Katlynne、
我有多少个床头室、或者根本没有什么、4.99V 或4.98V 是否可以工作 ? 我没有空间放置5.5V 稳压器。
如果您有其他器件、我愿意为您提供建议。
谢谢、
-cd
您好、CD、
我正在与设计人员核实他们是否可以给我更有信心的答案、但 不会是4.98V。 它应该接近10s 的 mV 或更多。
最棒的
Katlynne
Katlynne、
我想我应该提到的是:5V 电源为5V+/-5%、因此它会降至 4.75V。 最好尝试使用评估板、但我没有评估板。 这是你可以为我尝试的吗?
谢谢、
-cd
您好、CD、
我有 DAC80508EVM、它是具有更高分辨率的同一器件。 在基准缓冲器关闭且输出变为0V 之前、我实际上能够将 VDD 降低至4V 以下。 不过、有几条关于这一点的意见:
在所有温度或条件下都不能保证这种情况、这就是他们建议的工作条件表具有内置裕度的原因。 我建议您获取 EVM、以便您可以根据系统要求执行更多测试。 我不会期望4.75V 电压会成为问题、但您必须进行测试才能确定。
其次、满量程电压为5V、具有5V VDD 和2.5V 内部基准。 如果 VDD 低于5V、则满量程输出电压将受 VDD 限制。 例如, 如果 VDD 为4.75V,则对于高于0xF8D 或(3891 =(4.75/5)*2^12)的任何代码,DAC 输出将为4.75V。
最棒的
Katlynne Jones
Katlynne、
感谢您在 EVM 上试用它。
对于我们的应用、我们很可能不需要生成任何高于 4.75V 的输出。
谢谢、
-cd