This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
如何使用 ADC GUI 更改 EVM 板上 ADC12DJ3200时钟的时钟功率? 我尝试在 ADC GUI 的 LMX2582选项卡中更改 OUTB Pow、但它似乎未生效。 请建议一种通过 GUI 或通过低级寄存器选项卡来操作时钟电源的方法。 非常感谢。
Jim、您好!
非常感谢您的回答。 我们正在尝试将我们在原型和评估板上看到的一些结果相关联。 我们尤其要评估评估评估评估板上的 FS/2 - Fin 杂散现象。 我们在某个地方看到时钟电源会对该杂散产生影响、我们希望通过使用时钟电源在评估板上重复该内容。 如果您能在评估板上提供有关如何执行此操作的说明、我将不胜感激。 一般而言、我们在控制原型上的时钟电源时也遇到了问题。 我希望、一旦我可以更改评估板上的时钟电源、我们就可以更轻松地在原型上实现它。 再次感谢。
此致、
Dhruva
你好,Dhruva
我创建了一组用于调整输出功率设置的 LMX2582配置文件。
一组调整 RFOUTA 和 RFOUTB 的功率、因此我可以监控 RFOUTB 连接器(J20)上的功率。
e2e.ti.com/.../LMX2582_5F00_2700MHz-POWxx.zip
另一组只调整 RFOUTA 设置、将 RFOUTB 设置保持在与默认文件相同的水平。
e2e.ti.com/.../LMX2582_5F00_2700MHz-POWAxx.zip
在第一组中、我在 J20上使用了频谱分析仪来验证输出功率是否针对0至31D 的设置发生了变化。 在较高的设置下、功率几乎是平坦的、滚降非常小。 这完全符合 LMX2582数据表图13中有关输出50 Ω 上拉偏置的信息。
我使用了第二组文件来查看在 JMODE0中使用-1dBFS 的5.99777 GHz 输入信号时 ADC 性能与时钟功率的关系。
我确实看到、SNR 从最低时钟功耗到默认(15d)和31D 功耗设置略有提高。 这是预期的。 在63d 功率设置下、SNR 再次略微下降。
由于时钟功率的变化、我看不到 FS/2-Fin 杂散电平的显著变化。 只要电路板设计良好、并且时钟迹线与模拟输入路径、电源/接地等之间没有明显的耦合、就应该是这种情况
如果您需要其他帮助来诊断您在硬件上看到的 FS/2-Fin 行为、请告知我们。
此致、
Jim B