This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12D500RF:I/Q 通道相同

Guru**** 2383140 points
Other Parts Discussed in Thread: ADC12D500RF
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/798981/adc12d500rf-i-q-channel-identical

器件型号:ADC12D500RF

自2015年以来、我们一直在进行一项工作设计、其中包含 ADC12D500RF 并记录 I 和 Q 通道、这显示出我们从未见过的奇怪行为。  尽管已验证输入是不同的、但每个通道的 ADC 输出是相同的。   ADC 是否处于导致这种情况的某种模式、可能是其中一个引脚上的电压?  由于我们不使用串行通信、因此串行时钟选择保持高电平。  ADC 的 DDRPH 设为逻辑1、两个 I/Q 通道均启用(逻辑0)、非多路信号分离器模式启用、DES 模式禁用。

有什么想法吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你(们)好
    当您说"串行时钟选择"保持高电平时、您是指/SCS (串行芯片选择)还是/ECE (扩展控制启用)引脚?
    您能否确认这两个控制引脚上的实际电压?
    如果/ECE 引脚正确保持在逻辑高电平、器件处于扩展控制模式、并且 SPI 接口将被忽略。 在此模式下、所有功能将由其他逻辑控制引脚确定。
    您能否再次检查 DES 引脚上的电压是否确认为逻辑低电平状态?
    此致、
    Jim B
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你(们)好
    您是否有任何更新的信息?
    根据问题说明、似乎 ADC 以某种方式在 DES 模式下运行、因此 ADC 的 I 和 Q 通道都对 I 或 Q 通道输入进行采样。 更改输入信号应确认正在对哪个输入进行采样。
    如果输入控制引脚处于正确电平且/ECE 引脚处于高电平、则不应发生这种情况。
    如果/ECE 引脚为低电平、则配置寄存器值可能不是正确的默认值。
    此致、
    Jim B
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你(们)好
    如果您有任何其他信息要共享、请告诉我。
    同时、我将关闭此主题、将其从活动列表中删除。
    此致、
    Jim B