This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC128S102:某些奇怪的东西-- DOUT 在 SCLK 的上升沿随时钟输出

Guru**** 2553260 points
Other Parts Discussed in Thread: ADC128S102, ADC128S102QML-SP

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/842441/adc128s102-something-strange----dout-are-clocked-out-on-the-rising-edges-of-the-sclk

器件型号:ADC128S102

大家好、我们使用 FPGA 获取"Vout"值、有时会产生 与现实截然不同的数字值。

因此、我们使用示波器捕获了波形、如:

在上图中,从上到下依次为:①Data FPGA 通过 SCLK 上升沿收集的数据,④Dout μ s,③Do μ s 无关(我们用它来跟踪异常值),②SCLK μ s

两个绿色标尺在每个 DOUT 的开头标记。  从标尺 B 开始的序列是正确的、它应该是(10111...)、  在从标尺 A 开始的序列中出现了奇怪的情况、一些 DOUT 输出样本在 SCLK 的上升沿计时

首先、我们怀疑 ADC128S102在 SCLK 的上升沿误捕捉到下降沿特性、 如果是这种情况、后面的波形也会向前移动(如下图中标记的红线)、 它不会错过旁边的下降沿。 但现实情况是:高电平(1)持续半个周期、 低电平(0)持续一个半周期。

上图中未显示 CS 和 DIN 的波形、通常 AAAA 如下所示:

从上到下:CS、SCLK、DOUT、DIN

您能否就此提供解释或建议?  

当前的 SCLK 频率为1.5625Mhz。  奇怪的是与此相关吗?  (尽管它与奇怪相关、但也想知道发生原因)

谢谢、

Luddy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    在您共享的第一个屏幕快照中、每个周期中似乎只有15个 SCLK 周期。 我假设这是因为一个时钟周期被从视图中断开。 但如果是这样、我建议确认 每帧中有16个上升 SCLK 边沿。 最好能看到问题的整个框架。

    您看到这种现象的频率如何?

    硬件中是否有任何东西连接 到数字线路?

    此致

    Cynthia

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我很高兴收到您的回复、  

    在第一张图片中、每帧包含 16 个时钟周期、因此 实际上、一个时钟周期被从视图中断开。  

    我在这里还有另一张图片、展示了完整周期:

    屏幕中心左侧 包含 一个16 个时钟周期的完整周期、您可以找到在 SCLK 上升沿计时 的 DOUT 输出样本发生两次。

    这种现象 并不经常发生、CS/ SCLK/DIN 引脚  直接连接到 FPGA、DOUT 引脚 与一个22 Ω 电阻器串联连接到 FPGA。

    我想确认一下:

    - SCLK 输入的频率为8MHz~16MHz 写入 ADC128S102的数据表 、

    --在 ADC128S102QML-SP 的数据表中、SCLK 输入的频率为0.8MHz~16MHz。

     其中一个是错误的、还是 ADC128S102确实需要 8MHz~16MHz?

     奇怪是否与频率相关? (1.5625Mhz 现已投入使用)

    谢谢、

    Luddy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    这很有意思。

    我怀疑可能会有一些噪声 导致 SCLK 上的干扰、器件正在响应。

    您能否在 SCLK 线路上添加一个小电容器来减缓它的速度、使它不能如此快速地改变状态并捕获该噪声。 小于1nF 电容器的值应该是可以的

    此致

    Cynthia

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我们只需将 SCLK 频率更改为12.5MHz、这种现象再也不会发生。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您提供此反馈。

    同时、我与设计团队讨论了频率规格的差异。 通过 之前的收购、该器     件似乎成为了产品系列的一部分、指定该器件的方法在中是有链接的、但这种指定器件的方法既不是最新的、也不是常见的 TI 做法。 列出的典型数字似乎 仅供参考。 这意味着0.8Mhz 规格仅意味着器  件可在低至该频率的频率下工作(正如您看到的、器件仍在低时钟频率下工作、但显示了不正确的行为)、但对于指定的性能、最小和最大规格是经过测试和支持的规格。

    总的来说、为了 获得正确的性能、时钟频率应该保持在8MHz 至16MHz 之间。

    感谢您对此的耐心等待

    Cynthia