This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS5562EVM:低 SFDR

Guru**** 1807890 points
Other Parts Discussed in Thread: ADS5562EVM, SN74AVC16827
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/839961/ads5562evm-low-sfdr

器件型号:ADS5562EVM
主题中讨论的其他器件: SN74AVC16827TSW1400EVM

由于谐波杂散、测得的 SFDR 为48dBc、而数据表中预期的 SFDR 为84dBc。 16MHz 的输入正弦波频率和80MHz 的时钟频率应用于 ADS5562EVM 电路板、并在 U15上添加了 LVDStoCMOS 转换器。 随附测量的 SFDR 图。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我们将查看此内容、并尽快返回给您。  

    优素福

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    提交此案例后、我没有听到过任何反馈。 我是否应该回听或解决此问题?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 ALB,

    很抱歉耽误你的时间。

    1.您发送的 FFT 图中的本底噪声为波浪(预期为平坦)。 只有在发送输入信号时才是这样吗? 您能否发送具有输入0V 差分输入信号的图?

    2.您对输入应用的输入信号幅值是多少? 我看到 FFT 图的振幅未标准化为0dBFS。

    3."在 U15上添加了 LVDStoCMOS 转换器"-此 EVM 上没有 U15。 请您澄清一下吗?

    此致、

    Vijay

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vijay、

    请查找以下具有0V 差分输入信号的 FFT 图。

     

    2.差分信号的输入是16MHz 时的3.4Vpp 正弦波。 请在下面找到更新图。 如图所示、奈奎斯特频带中存在大量杂散。 为了匹配数据表图、需要移除这些杂散。

    评估 板上的 U15中添加了 SN74AVC16827、用于将 LVDS 输出转换为 CMOS 电压。 有关详细信息、请参阅最新的评估板原理图。

    此致、

    艾伯特

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Albert、

    在 FFT 图中、当您将"无信号"条件与"有输入"条件进行比较时、本底噪声增加~20dB。 这是不可预料的。 从第6.15.1节的数据表图中可以看出、在小信号条件下到-1dBFS 输入信号时、本底噪声几乎保持不变。  

    您能否查看时域数据并确保信号不会使 ADC 饱和?

    2.您是否使用了精细增益选项? 如果是、您可以使用3.4V p-p 信号使 ADC 饱和。

    3.您能否缓慢增大输入信号电平并查看本底噪声何时变差? 是渐进的还是突然的

    我已经从中央存储库订购了 EVM、以便在我的实验中对此进行测试。 我应在星期一之前收到。 我将进行测试、然后向您返回结果。

    此致、

    Vijay

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vijay、

    1.当我通过逐渐增加输入振幅来检查时,信号不饱和。

    2.我不使用精细增益,并在复位后设置为默认值,以满足1dB 增益输入的<3.58Vpp。

    3.本底噪声随着输入振幅的增加而逐渐增加。

    您是否能够在数据表中复制该图?

    此致、

    ALB

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Albert、

    感谢您的测试。

    我明天将收到 EVM。 我将对其进行设置、并尝试复制 DS 图。 我会尽快为您提供最新信息。  

    此致、

    Vijay

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Albert、

    我能够在工作台上复制数据表级别的性能。 请参见下图:

    1) 1) 80MHz 时钟和15.5MHz 输入  

    2) 2) 80 MHz 时钟和16 MHz 输入。

    我没有16MHz 带通滤波器。 我最近的中心频率带通滤波器为15.5MHz。 因此、我在上面的两个图中都使用了它。 我为时钟和信号输入使用了2个 SMA100A 信号发生器。  

    我怀疑您的设置性能可能会受到时钟或输入信号质量的限制。 我建议您尝试使用带通滤波器。

    此致、

    Vijay

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vijay、

    感谢您提供该图。 您能否分享您使用的设置的详细信息? 您在测量中使用了哪种类型的带通滤波器? 您是如何获取数字位的? 评估板是在测试台上测试的、封闭的还是在 ATE 上测试的?

    此致、

    艾伯特

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Vijay、

    此外、您测试的评估板上的设置是什么? 您是否像我一样在输出端添加了 LVDS 至 CMOS 转换器? 输入信号振幅是多少?

    此致、

    艾伯特

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Albert、

    此测试是使用测试台上的评估板完成的。 我使用 TSW1400EVM 进行数据采集。  

    两个 SMA100A 信号发生器用于生成时钟和输入音调。 我使用了 TTE 带通滤波器(器件型号:kc4t-15.5M-775k-50)进行输入音调。 有关滤波器规格的更多信息、请访问:  

    滤波器的目的是抑制信号发生器的谐波。 我没有在时钟输入上使用过滤波器。 正如您看到的、SNR 随着输入振幅的增加而下降、原因可能是时钟输入上的噪声。  

    我在默认设置下使用了评估板。 我尚未添加 LVDS 至 CMOS 转换器(U15)。 但是、由于这在数字领域、它不应影响性能。 15.5MHz 频率下的输入幅值约为15dBm。 对于16MHz 的情况、由于滤波器中心频率为15.5MHz、因此源的输入振幅要高得多。

    此致、

    Vijay