您好!
我使用的是配置为 SPI 菊花链模式的8个 ADS127L01、它们共享相同的主时钟、每个主时钟都通过隔离栅进行隔离。 我面临这个问题:在认证实验室中、对电路施加大噪声后、ADC 失去了同步性。
在应用这些噪声之前、所有8个 drdy 都是同步的、在应用噪声后、它们会失去同步性、有时我会读取虚假数据、因为我只监控链的第一个 DRDY。
是否有可能同步每个读数、从而避免数字滤波器复位并因此避免其延迟?
最后、使用帧同步从接口会出现什么情况?
谢谢
此致
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
我使用的是配置为 SPI 菊花链模式的8个 ADS127L01、它们共享相同的主时钟、每个主时钟都通过隔离栅进行隔离。 我面临这个问题:在认证实验室中、对电路施加大噪声后、ADC 失去了同步性。
在应用这些噪声之前、所有8个 drdy 都是同步的、在应用噪声后、它们会失去同步性、有时我会读取虚假数据、因为我只监控链的第一个 DRDY。
是否有可能同步每个读数、从而避免数字滤波器复位并因此避免其延迟?
最后、使用帧同步从接口会出现什么情况?
谢谢
此致
您好、Marco、
没有不需要数字滤波器复位的同步选项、以及这会增加的延迟。 帧同步和 SPI 菊花链模式都需要根据数据表中的第9.1.2.3节进行器件同步。
当器件变为非同步时、器件之间的/DRDY 信号关闭多少个 CLK 周期? 如果只是几个 CLK 周期、您可以在/DRDY 切换后再传输数据、从而允许其他关闭几个时钟周期的器件"赶上"。 如果器件关断时间达到输出数据周期的1/2、则此方法将不起作用。
此致、
Keith Nicholas
精密 ADC 应用