大家好、团队、
我的客户正在尝试了解 ads7142-Q1中的"可选时钟拉伸"机制。
它们具有 CPLD 形式的主 I2C、我们将编写 VHDL 代码来管理 A2D、
如数据表中所述、时钟拉伸似乎是可选的、
但是、他们正在尝试了解是否可以在不使用时钟拉伸的情况下使用 A2D?
他们是否需要将其配置为此模式?如何配置?
他们计划在手动模式下工作、请告知?
此致、
Shai
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、团队、
我的客户正在尝试了解 ads7142-Q1中的"可选时钟拉伸"机制。
它们具有 CPLD 形式的主 I2C、我们将编写 VHDL 代码来管理 A2D、
如数据表中所述、时钟拉伸似乎是可选的、
但是、他们正在尝试了解是否可以在不使用时钟拉伸的情况下使用 A2D?
他们是否需要将其配置为此模式?如何配置?
他们计划在手动模式下工作、请告知?
此致、
Shai
您好、Cynthia、
我们正在尝试了解在我们的特定操作模式下 CLK 拉伸是否不会激活。
这意味着在手动模式下工作、并根据需要读取 A2D (仅连接一个通道)的值、
或者是否有频率或工作模式、它们是否建议确保不存在 CLK 拉伸
您能否验证我们是否计划在100KHz SCL 下工作、这意味着每个周期为10usec、Tscl-低电平为5usec>1.8usec
这意味着在手动模式下不会出现任何时钟拉伸,根据此说明:
快速响应时间对于我们的设计至关重要、需要快速解决这一问题、我们对此深表感谢。
非常感谢。
此致、
Shai