请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:ADC12DJ5200RF 大家好、
我们知道、两个芯片上的时钟应移动大约90度(对于时钟频率5.2GHz、90度等于48ps)。
孔径延迟(TAD)的范围足以使时钟移位至48ps。 但是、数据表的第30页(第3段)指出、TAD 可用于"对齐多个 ADC 之间的采样实例或对前端跟踪保持(T&H)放大器输出的理想位置进行采样"。
如何理解这种矛盾:我们可以使用 TAD 调节来交错两个 ADC 或调整 T&H 放大器之后的采样实例、而不是两者都使用? 为了实现两个 ADC 的最佳时序调整、我们建议使用什么?
谢谢、
Mitchell