This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS42LB49:ADS42LB49

Guru**** 2515710 points
Other Parts Discussed in Thread: ADS42LB49

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1173840/ads42lb49-ads42lb49

器件型号:ADS42LB49

能否将 ADS42LB49配置为 QDR 模式、以便在 B 通道数据的计时中使用 DAFrame 和 DACLOCK?

感谢您的帮助、

David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    David、

    两个通道的输出时钟之间可能存在一些偏差(以100s 为单位、ps 为单位)、因此最好在相同通道的输出时钟上捕获通道数据。

    输出时序的数据表编号属于使用相同通道的输出时钟和数据来表征时序特性的情况(请参阅第6.11节:时序要求:QDR LVDS 模式)。

     最小设置和保持时间已经在160ns 和230ns 范围内,如果您使用不同通道的时钟来捕获输出数据,这些数字可能会降低。

     此外、偏斜本身可能因器件而异、因此在 FPGA 中为单通道数据总线使用额外延迟来补偿偏斜可能不明智。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jim、

    感谢您的支持!

    David