This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我从另一个项目继承了一些代码。
它旨在以 60MHz 频率从 FPGA 存储器输出波形。 我知道存储器内容是使用开发板针对该 DAC 进行测试的、因此我不关心这些内容。
我拥有的代码是以250MHz 的速率直接输出数据。 不使用 SERDES 块。 它还在250MHz 下驱动 DCLK 和 CLK_IN。
我已检查并且只有配置寄存器1发生更改、内插被关闭。 所有其他设置均为默认设置。
不过、我从 DAC 获得的输出大约为42.5MHz、而不是60MHz
有人能不能说明为什么会发生这种情况以及我如何解决这种情况?
Adam、
您是否正在写入所有寄存器? 如果是、请发送这些值。 如果不是、您是否在上电后发出硬复位? 在 FPGA 发送数据或硬件同步输入引脚后、您是否使用了软件同步功能?
此致、
Jim