This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12J4000EVM:正常模式下的 ADC12J4000EVM 问题

Guru**** 2380860 points
Other Parts Discussed in Thread: ADC12J4000EVM, ADC12J4000
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/753744/adc12j4000evm-adc12j4000evm-problem-with-normal-mode

器件型号:ADC12J4000EVM
主题中讨论的其他器件: ADC12J4000

Jim、您好!

当对施加到 VIN 的模拟信号进行数字化时、我遇到 ADC12J4000EVM (修订版 E0)问题。

当 ADC 在测试模式(发送 K28.5、RAMP 等)下工作时、一切工作正常、在 FPGA 中接收到的数据是完美的。
当尝试在正常模式下工作时、问题就会开始出现。

我的测试条件如下:
-射频音调频率 施加到 VIN 的频率为480MHz
-矢量发生器的功率设置为-22dBm

JESD 一次输出20个样本、其中大约4个看起来像振幅为+-150的正弦音(而满量程范围为2047)。
所有其他样本看起来都像噪声。 当我将信号频率更改为240MHz 时、正常外观样片中的数据会反映变化。
数据似乎与输入信号无关、但20个样本中只有4个看起来不像噪声。
问题可能出在哪呢?

当我将输入功率从-22dBm 增加到-20dBm 时、FPGA 的 GTX 的 rxbyteisaligned 状态信号变为0。
输入信号的振幅如何影响 rxbyteisaligned 信号?

据我了解、默认的满量程范围为725mVpp 至100欧姆、即-1.82dBm。


此致、
Dmitri。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,Dmitri
    您能否提供一个芯片示波器或类似的 FPGA 探针来显示在斜坡测试模式和正常 ADC 数据模式下看到的每个通道的八位位组数据? 请在捕获中包含至少2帧(16个八位位组)的数据。
    您的捕获 IP 是否包含实现 JESD204B 标准所需的对齐字符监控和替换的逻辑? 如果不是,某些帧的末尾会出现意外字符,您的 IP 可能会错误地解释这些字符,从而导致您看到的 rxbyteisaligned 状态错误。
    谢谢、
    Jim B
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jim、您好!

    我使用标准 Xilinx JESD204B 内核(JESD_PHY + JESD_RX 合并在一个内核中)。 因此、字节对齐应在 Xilinx 的 IP 内核内部完成。

    GTX_rxbyteisaligned_out 信号是 JESD_PHY 内核的状态标志。

    下面是我得到的结果:

    I)斜坡测试模式

    JESD_PHY 状态信号 gt[0...7]_rxbyteisaligned_out 均为高电平。

    JESD IP 内核输出:

    4f4e4d4c4f4e4d4c4f4e4d4c4f4e4d4c4f4e4d4c4f4e4d4c4f4e4e4d4f4e4d4d4c4f4e4d4c
    53525150535251505352505352505352505352505352505352505352505352505352505352505352505351505351505351505351505352505352505352515053525150
    57565554575655545756555457565554575655545756555457555457565554555455545756555457565554
    5b5a59585b5a59585b5a59585b5a59585b5a59585b5a59585b5b5a59585b5a59585b5b5b5b5b5a59585b5a5a595a595a595a
    5f5e5d5c5f5e5d5c5f5e5d5c5f5e5d5c5f5e5d5c5f5e5d5d5c5f5e5e5d5c5f5e5e5e5d5d5e5d5d5d5c5f5e5e5e5e5e
    6362616063626160636261606362616063626160636261606362616063616063616063616063626362616063626160
    676665646766656467666564676665646766656467666564676665646766656467666564
    6b6a69686b6a69686b6a69686b6a69686b6a69686b6a69686b6a69686b6a69686b6b6a69686b6a6968
    6f6e6d6c6f6e6d6c6f6e6d6c6f6e6d6c6f6e6d6c6f6e6d6d6c6f6e6e6d6d6f6e6d6d6c6f6e6e6d6d6d6d6c6f6e6e6e6
    737271707372717073727170737271707372717073727170737170737271707371707372717073727372717073727170
    7776757477767574777477767574777675747776757477757477767574757477747774777776757477767574
    7b7a79787b7a79787b7a79787b7a79787b7a79787b7a79787b7a79787b7a79787b7a79787b7a7978
    7f7e7d7c7f7e7d7c7f7e7d7c7f7e7d7c7f7e7d7c7f7e7d7d7c7f7e7e7d7c7f7e7e7e7d7e7d7e7d7d7e7e7d7e7e7e7d7

    II)正常模式(矢量发生器输出频率= 497MHz、两个功率级别从-23dBm 到-2dBm)

    JESD IP 内核输出:
    80075970a001e63f80fa84efe0f6705fc0f8babf90ff2f7010067fd090087cf0
    078cc0080870c004030650fdfc9ccff7f76c2ff7f79aaffcfd05700304683008
    40025490e0078d40b0076290b002fb7f80fb916f10f76aaf50f8ac9f30fe1580
    f9c10fff00363006068590080877a005041d70fefdad4ff8f76abff6f78b6ffb
    a0f6776f40fad12f000144c0100786a010086ea0500410e0c0fc9eff80f76e3f
    fa881ff7f76c2ff8f8b30ffefe1cb004057d9008088260060530e0ffbf5ff9.
    1001e2bf50fa800fc0f66f8f60f9bbbf30002ff0600681b0a0087ee0c0041d00


     

    DEMAPPER 输出(矢量发生器上的信号电平为-23dBm):


     

    GTX 输出(JESD_PHY IP 内核)上的所有状态信号均为高电平。
    某些信号看起来是线 A 正弦。

    然后、我将信号功率增加到-2dBm

    信号振幅按比例增加:

    但是、JESD_PHY (GTX 状态)均为低电平:

     

     

     

    提前感谢、

    -Dmitri。

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Dmitri 在此问题上是否取得了任何进展?
    您可以在测试模式下使用 ADC 尝试另一项测试。
    这个较旧的线程具有可使用 ADC12J4000 EVM GUI 低级视图选项卡加载的配置文件。
    e2e.ti.com/.../2731337
    一个将启用 ADC 测试图形模式、另一个文件将禁用该模式。 旧版文章还提供了一些有关调试格式的信息、这些信息可能会有所帮助。
    此致、
    Jim B