This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC128S102:在通道间切换时、ADC128S102读取问题

Guru**** 2455250 points
Other Parts Discussed in Thread: ADC128S102

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/741103/adc128s102-adc128s102-reading-problem-when-switching-between-channels

器件型号:ADC128S102

内部采样电容器放电所需的最短时间是多少?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 John:

    正如 Domanski 先生在原文章中所指出的、内部样本电容器不会在样本之间自动在 ADC128S102中放电。  如果您遇到与宋先生表达的问题类似的问题、您可以遵循原始帖子中提供的相同建议。  还有一系列专门针对 ADC 的 TI 高精度实验室 、您可能会发现它们很有用。  其中一个特别重要的是 SAR ADC 输入驱动器设计 、其中介绍了逐次逼近型寄存器 ADC 采样机制的基础知识。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 John:

    我看到您不喜欢我的答案、或者至少它没有解决您的问题、所以让我们尝试其他一些东西。 通常、SAR 转换器内部的采样电容有三种选择、设计人员可以在采样之间将电容短接至 GND、他/她可以将电容短接至基准电压、 或者、它们不执行任何操作、只保留最后一次采样的电压。 这就是 Domanski 先生的说明来自何处、ADC128S102不会在内部对采样电容器放电-它保留了最后一个值、这意味着输入驱动电路必须在保持模式下使电容器上的新值稳定下来。 从技术上讲、采样电容器上没有放电阶段、因此没有最短的时间为您提供。 您尝试解决哪种问题?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你(们)好,Tom 感谢您的回答。 我一直在我的设计上运行的实验室实验显示了与"ADC128S102在通道间切换时的读取问题"中描述的实验类似的结果。 Domanski 先生的答复意味着存在一些未指定的时间限制、限制了用户从一个信道更改为下一个信道的速率。 我有误解吗?

    此致、
    John
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 John:

    很抱歉造成混淆。 这并不是一个"未指定"的时序问题、它能够在 ADC 的指定采集时间内为采样电容器充电、这恰好是 ADC128S102的前三个 SCLK 周期(见第7页的 Tacq)。 在16MHz 的最大 SCLK 速度下、您需要在输入电容上稳定输入、从而得到187.5ns。 这通常意味着您需要在多路复用器之前有一个低阻抗源和一个缓冲器、如图38所示。 如果您返回到原始帖子、您可能会注意到 Geraldo 降低了 SCLK 频率、并且转换结果有所改善。 当您考虑使用最慢的 SCLK (8MHz)时、您现在有375ns 的时间来稳定输入时、这是合理的。 其中的大部分(从一般 SAR ADC 的角度来看)在我向您提供的 TI 高精度实验室材料中也有详细介绍。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 John:

    您在这里取得了什么进展? 如果您想了解有关如何改善通道开关/输入趋稳问题的建议、请随时与我们分享原理图的 ADC128S102输入部分。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您关注 Ted。 硬件设计被锁定、因此无法在此处进行任何更改;但是我可以更改驱动 ADC 的接口。 这就是我提出问题的原因。 当我阅读您的回答时、这听起来像是一件定性的事情。 如果我给 ADC 取值超过187.5ns 的最小采集值(听起来2x 是一个很好的开始)、ADC 将产生更好的结果。 我想我只是在寻找有关这方面的规格。 无论如何、感谢您的所有帮助。

    此致、

    John