This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
e2e.ti.com/.../TI_2D00_JESD204c_2D00_IP_5F00_Clock_5F00_Config.pdf
您好!
我对 ADS54J40和 TI-JESD204-IP 的时钟配置有疑问。
请参阅随附的 pdf 文件。
1、应将多少 MHz 时钟输入 ADS54J40的 SYSREF? 配置8条通道时、ADC 的采样频率为1Gsps、线路速率为5Gbps。
2.我应该将多少 MHz 输入 TI-JESD204C-IP 的 REFCLK 中? 当我在收发器向导中输入5Gbps 的线路速率时、选择62.5MHz 作为实际参考时钟的默认值。
但是、LMK04828的 DCLK 无法使频率达到62.5MHz。
3.TI-JESD204C-IP 的 sysref 中应该放置多少 MHz?
4.TI-JESD204C-IP 的 sys_clk 中应放置多少 MHz? SYS_clk 似乎用于在 TI-204C-IP 上创建 freerun_clk。 我可以在收发器向导中选择62.5MHz 作为 DRP 时钟吗?
此致
Cho
曹
SYSREF =采样率/(K * N)、其中 N 是任何整数。 假设您使用的 ADC K = 16、N = 1、则您可以使用的最大 SYSREF 时钟为62.5MHz。 如果 N 值较大、您可以根据需要降低该频率。
2、FPGA REFCLK 通常为通道速率/80 = 62.5MHz、但我认为如果需要、它可能会更低。 另一位工程师将对此进行验证。
3.答案与第一题相同。
4、另一位工程师会回答这个问题。
此致、
Jim
您好、Cho、
2.对于 FPGA 收发器的 GTX 时钟、时钟应是在 Vivado 收发器向导中选择的确切频率。 如果无法使用62.5MHz、则可以使用125MHz、前提是在收发器向导的下拉菜单中提供了该选项。
4. sys_clk 要求其必须等于或大于 LaneRate/80。
有关时钟的更多信息、请参阅《TI204c IP 用户指南》的第6.4节。
此致、
David Chaparro
e2e.ti.com/.../2262.TI_2D00_JESD204c_2D00_IP_5F00_Clock_5F00_Config.pdf
您好!
在 TI-JESD204-IP 中、默认 K=32。
当 ADS54J40的 LMFS=8224时、N=8正确吗?
那么、sysref 频率是否为1000MHz (32*8)= 3.90625MHz?
查看数据表、我不确定 K 代表什么。 您能解释一下 K 吗?
此致、
Cho
您好、Cho、
关于 JESD、N 是指转换器分辨率、在本例中、对于 LMFS=8224模式下的 AD54J40、转换器分辨率为14位、因此 N=14。 K 是一个 JESD 参数、用于确定8b/10b 编码模式的多帧边界中的帧数。 在 LMFS=8224模式下、LMFC (本地多帧时钟)频率应为(Fs/4)/K (如数据表第8.3.3节 SYSREF 信号中所述)。 一旦该 LMFC 频率已知、只需除以 LMFC 的任何次谐波即可。 这是通过将 LMFC 除以2^M 来实现的、其中 M 是任何整数值。 这可确保 SYSREF 周期与多帧边界对齐。 请参见下图。
此致、Chase
此外、您还可以在以下链接中找到有关 JESD204B/C 的资源: