请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:ADS52J90EVM 主题中讨论的其他器件:ADC12DJ3200
嗨、大家好
我正在使用 Zynq ZCU102 FPGA 板。 我们从德州仪器购买了该 ADC 板。
http://www.ti.com/tool/ADS52J90EVM
它具有 FMC 连接器、可使用 JESD204B 子类1协议提供输出。
我知道您目前正在提供基于 Altera 的采集卡。 大家可能对 Xilinx 电路板有一个想法。
我 发现 Xilinx Vivado IP 目录中有两个 IP。
1- JESD204 (需要购买)
2- JESD204 PHY (包含在当前 Vivado 许可证中)
我的问题是、为了设置 ADC 板并在 Zynq 板上获取数字数据、我们需要同时使用 IP 内核还是 IP 内核。 ?
( 在 JESD204 PHY 的产品指南中,说明我们需要具有 JESD204 IP )
非常感谢您的帮助。
此致
Rizwan