请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:ADS52J90EVM 我正在 JESD 模式下使用 TI 的高速 ADC 板 ADS52J90EVM。 我使用 Xilinx Zynq UltraScale+板 (zcu102)通过 JESD204B 接口读取 ADC 样本。
我能够在 ILA 中看到样本。
1- 我能够看到 ILA 上的斜坡测试模式(如图所示)
2-我也要在 ILA 上获得自定义测试模式(如图所示)
3-当我尝试查看外部输入信号(正弦波,斜坡信号)时。 输出(ADC_1,我在 ILA 中看到)是被截断的。 (如图所示)。
我尝试更改外部信号的振幅和频率、但我在 FPGA 中接收到类似的波形(正弦和斜坡信号)。
您能帮我解决这个问题吗?


