This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS7040:DSP 读取 SDO

Guru**** 2618835 points

Other Parts Discussed in Thread: ADS7040

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/693129/ads7040-sdo-read-by-dsp

器件型号:ADS7040

 

你好

我的客户首次选择 ADS7040。 (ES 即将推出)

这是有关从客户的 DSP( C6745)读取 SDO 的问题。

~~~~~~~~~~~μ A

我们在数据表8.3.4串行接口中看到以下说明。

第一个零点在 CS 下降沿的 SDO 引脚上启动后续位

(从另一个0开始、然后是转换结果)在上启动

SDO 引脚位于后续 SCLK 下降沿

10个 SCLK 后、SDO 输出保持低电平。

CS 上升沿将结束帧并使串行数据总线进入三态。

~~~~~~~~~~~~~~~~~~~~~μ A

 

问题:DSP 读取数据时,以下顺序是否正确?

* DSP 应 通过 SCLK 的上升沿读取数据。

*使用 SCLK 的第一个上升沿读取数据,从 CS=L 到随后的9个上升沿;总共10个上升沿。

 

为了便于我们理解、我附加了 ppt 文件。

 

此致

e2e.ti.com/.../ADS7040_5F00_reading_5F00_by_5F00_DSP.pptx

 

 

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Kanji San

    我已经介绍了所附的时序图。

    如果您的客户期望从主机 MCU 到 ADC 的通信路径延迟非常低、则客户可以在时钟上升沿锁存数据、如演示文稿所示

    如果客户希望由于布线长度较长或电路板上的寄生而出现延迟、则建议在时钟的下降沿锁存数据。

    我建议探测 MCU 侧的 CS、SCLK 和 SDO、以查看电路中引入的延迟量、然后将数据锁存到相应的边沿、以获得有效的 ADC 结果。

    如果您有任何其他问题、请告诉我

    谢谢、此致
    Abhijeet
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Abhijeet San、您好

    立即感谢您的回答!

    我明白了。