This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS54J60:如何进行交错校正处理?

Guru**** 2620205 points

Other Parts Discussed in Thread: ADS54J60, ADS54J60EVM, LMK04828

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/691332/ads54j60-how-is-interleave-correction-processing-done

器件型号:ADS54J60
主题中讨论的其他器件:、 LMK04828

问题1.

[数据表] 8.5.2.4.8

如果寄存器4Eh 的7位(CTRL 奈奎斯特)默认= 0 (禁用)、 则8.2方框图中的交错校正不会处理任何内容?

我想具体了解启用 CTRL 奈奎斯特时的处理过程。

问题2.

[数据表] 8.2.

请在8.2的方框图中说明交错校正的处理。

此外、您认为交错校正对欠采样的影响是什么?  

(我担心 SFDR 因交错校正而降级)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Witlab、

    问题1:

    奈奎斯特区域 CTRL 可针对模拟失配启用额外的交错校正。 奈奎斯特区域信息会告知交错校正 适当的模拟输入频率范围。

     

    问题2:

    ADS54j60包含多个不同的内部校正块、用于校正 由于各个 ADC 的时序、增益、偏移和带宽不匹配而导致的交错杂散。  数据表中的图21 显示了整个输入频率范围内的 IL 毛刺(最坏的毛刺)。

    更多信息可在随附的文档中找到。

    此致、

    Jim

    e2e.ti.com/.../5554.ADC-Basics.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jim-San

    感谢你的答复。

    欠采样的交错杂散存在问题。

    在 ADS54J60数据表中、当 fin = 720MHz、AIN =- 6dBFS、ADC 采样率= 1.0GSPS (第二奈奎斯特区域)时、SFDR_IL = 90dBc。

    但是、当我们在数据表中写入的相同条件下进行测量时、仅获得大约42dBc 的 SFDR_IL。

    如果您知道原因、例如测量条件以及奈奎斯特区域 CTRL 是否有效、请告诉我。

    ・我们使用的是 ADC 评估板(ADS54J60EVM)

    Δ Σ ADC・率= 1.0GSPS

    * 使用外部 LMK04828时钟(时钟分配模式)。 ADS54J60EVM)指南5.1.2中的(__LW_AT__μ A

    信号发生器向 J6连接器提供1.0GHz 时钟频率。

    ・fin = 720MHz、AIN =-6dBFS(差分输入)Ω

    *我们参考 ADS54J60EVM 用户指南5.2.1构建了差动输入配置。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    e2e.ti.com/.../ADS54J60_5F00_LMF_5F00_8224_5F00_2NQ.cfgWitlab、

    请尝试将此附加文件用于 ADC。 必须设置一个寄存器以匹配模拟输入所在的奈奎斯特区域。

    0x680042 0x01 //第二奈奎斯特区域选择
    0x68004E 0x80 //奈奎斯特启用

    此致、

    Jim