This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好 Rahul、
从技术上讲是肯定的、但这不是器件的好用途。
该器件的运行速率可高达400Ksps、因此可支持250kSPS 的采样率。
至于16位分辨率、我想这意味着您不会对最后两位计时、而是在不读取它们的情况下验证 CONVST 脉冲。
如果您不需要更高的分辨率、此器件具有16位型号 ADS8685 、这种器件更经济实惠。
但是 、从您之前的帖子中、我假设这是一个问题、即您在使用 ADS8339的地方、也提供了您所需的内容、除非您使用的 DSP 无法支持该问题?
如果您可以提供输入源、我们可以为您的应用提供最合适的 ADC。
此致
Cynthia
感谢 Cynthia 的快速响应、
解决了这个问题、是的、我在读取16位后将 CONVST 拉为高电平。 我这样做是为了对不同的采样率和用于原型设计的 ADC 进行实验。
此外、您能否向我简要介绍或指导我哪些参数会受到影响、以便我可以更深入地研究。
谢谢。
Rahul、
请告诉我们您是否正在寻找任何特定的内容。
至于会受到影响的方面、如果您切断最后两位、您现在将限制器件的分辨率、LSB 大小现在限制为2*Vref/2^N = 2*2.5/2^16 = 76.3uV。 这将限制器件的 SNR、您将无法实现器件提供的高100dB SNR。 即使 对于理想器件、对于16位器件、最佳 SNR 也是98dB。
通常 、数据转换器学习中心 有一些涵盖信号链不同方面的优秀材料。
此外、当您更深入地了解设计时、 电路设计指导手册 提供了不同的应用解决方案、这些解决方案可能会有所帮助。
此致、Cynthia