您好!
您能告诉我 CLKSEL = 0时 ADS1209的值 tD2和 tD3的不确定性吗?
对于 tD2、数据表仅给出10ns 的最大值。 该值可以是多低?
对于 tD3、数据表仅提供 T3 + 7ns 的最小值。 假设 T3没有不确定性、该值可以有多高?
此致
R é mi Freiche
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
感谢您的回答。 我认为这里仍然有一些误解。
我已经测试过该解决方案、将会成功。 但是、我需要确保它能够在整个温度范围内正常工作、并且具有不同的 ADS1209批次。 最后、我的问题实际上并不是传播延迟、而是传播延迟的不确定性。 (这是我所说的 Skew、但可能不是正确的词)。 实验不会给我更多的答案、因为测试只会在一个 OP 上完成。
因此、由于 CLKIN 和数据之间的延迟将是 tD2 + tD3、我可以说 tD2延迟的最大不确定性为10ns、但我不知道 tD3延迟的最大不确定性是多少。 因此、我无法对我的设计进行修理。
是否有任何方法可以为此获取值? 可能来自内部电路? 它不必非常精确、我只需要一个最大值。
R é mi Freiche
您好、Remi、
我理解并同意您的观点、即这会带来挑战。 时序图中有一些周期在没有 CLKOUT 的情况下无法可靠地测量、这使得很难将一个有保证的解决方案组合在一起。 很遗憾、我无法为 tD3时间提供最大值。
您使用的是 FPGA 还是 DSP? 您是否可以在启动后感测第二个上升时钟边沿?
如果是、您可以在 TH1期间捕获数据。 请参阅下图:
紫色是您的起点。
绿色是开始后的第二个上升 CLK 边沿。
红色显示了从绿色到红色的 tD2、0-10ns。
蓝色显示了 TH1 (T2-3)、如果我们使用的最小时钟周期为41.6nS 且占空比为50%、则从红色变为蓝色、为17.8nS。
您的电缆是否具有不同的长度?时间延迟/仪表是多少? 17nS 是否是足够大的窗口来捕获系统中的数据?