您好!
我使用 ADC 以250MSPS 采样率向 FPGA zync 处理器(xc7z030sbg485 -1)提供 ADC 样本。
我按照以下方式配置了 ti:
//设置 ADC 寄存器:
静态常量 uint8_t spiAddress[]=
{
0x06、
0x07、
0x08、
0x0B、
0x0C、
0x0D、
0x0E、
0x0F、
0x10、
0x11、
0x12、
0x13、
0x1f、
0x26、
0x27、
0x2B、
0x2C、
0x2D、
0x30、
0x36、
0x37、
0x38
};
//设置 ADC 寄存器:
静态常量 uint8_t spiData[]=
{
0x00、
0x00、
0x09、
0x04、
0x04、
如果大于250、则选择0x00、//高频率
0x00、//高频率
0xBB、//来自 ADC 的正弦波
0x00、
0x00、
0x00、
0x00、
0x00、
0x06
0x03、
0x00、
0x00、//每帧八位位组 F=1
0x13、//每多帧 K=8
0x00、
0xC0、
0x00、
0x00
};
使用 JESD 作为子类0。
我的问题是:
1.是否需要为 ADC 输入提供 sysref。
2.AM 未在接收器侧接收任何数据输出。
我应该如何继续.pl 指南