This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS127L01:ADS127L01 SPI 问题

Guru**** 2551110 points
Other Parts Discussed in Thread: ADS127L01

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/700467/ads127l01-ads127l01-spi-question

器件型号:ADS127L01

您好!

我对 ADS127L01的 SPI 接口有疑问。

问题1:如果在 SPI 数据传输期间完成下一个 ADC 转换,
这是否会影响正在传输的数据?

Q2:在数据传输期间、输出下一个 DRDY:低电平、
但它是否应保持起始状态:高电平?
或者、您应该通过设置 START:LOW 来传输数据吗?

配置摘要:

CLK:13.34
OSR[1:0]:00 = 32
FILTER[1:0]:10 =低延迟滤波器(SINC5和 SINC)
格式:0 = SPI 接口模式

SCLK:1MHz

如果您有任何建议、请告诉我。

此致
唱歌

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Sing:

    感谢您的发帖!

    [报价 USER="Shing]Q1:如果在 SPI 数据传输期间完成下一个 ADC 转换,
    这是否会影响正在传输的数据?

    是的。 在/DRDY 从高电平转换为低电平之前、新的转换结果会自动加载到输出移位寄存器中。 此新数据将覆盖旧数据。 因此、您必须在下一个/DRDY 下降沿之前完成前一次转换的读取、并留出一些额外裕量、以计入图91中的禁止时间。

    [引用 user="sing]Q2:在数据传输期间、下一个 DRDY:LOW 是输出、
    但它是否应保持起始状态:高电平?
    或者、您应该通过设置开始:低?来传输数据

    在数据收集期间、可以将 START 引脚保持为高电平。 这将允许 ADC 持续转换并以输出数据速率提供转换结果。 SCLK 频率必须足够快、以便在下一次转换完成之前从 ADC 读取全部24或32位数据。 读取24位时至少为10MHz、读取32位时至少为13.34MHz。  

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好、Ryan
    感谢您的良好合作。