This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12DJ3200QML-SP:系统验证仿真模型

Guru**** 2551570 points
Other Parts Discussed in Thread: ADC12DJ3200QML-SP, ADC12DJ3200

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1189767/adc12dj3200qml-sp-system-verilog-simulation-model

器件型号:ADC12DJ3200QML-SP
主题中讨论的其他器件: ADC12DJ3200

我想知道 TI 是否具有 ADC12dj3200qml-sp ADC 的系统版本模型。 我想使用它来仿真我的 FPGA 接口。 我所需要的只是 JESD204B 接口部分、该部分具有将数据采样放入 JESD 通道的功能。 因此、我可以选择 JMODE 并提供随机生成或顺序读取的数据样本、也可以选择将数据输入 JESD 接口模型的任何方法。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Martin:

    TI204c JESD FPGA IP 既可用于在 FPGA (连接到 TI 器件)上实现、也可用作仿真模型。 如果 Rx 位于 FPGA 中、则可以使用 Tx 块、反之亦然。 这将使您能够使用 IP 来仿真 ADC12DJ3200的 JMODE 以及任何基于 JESD204x 的 TI 转换器。  对于相关的 JMODE、需要执行以下三项操作:

    1>现有参考设计的 LMFS 参数的编辑

    2> FPGA 收发器的仿真模型(来自 Vivado)

    3>在参考设计中编辑样本到通道映射。 TX_refdesign 模块实现了16位样本到通道数据的映射、需要对其进行修改以匹配数据表中的 JMODE 表。 IP 用户指南中介绍了通道上数据的格式。

    如果您还没有 IP、可通过 https://www.ti.com/tool/TI-JESD204-IP 访问该 IP

    如果您对 IP 或 JMODE 样本到通道映射的配置有任何疑问、敬请告知我们。

    此致、

    阿迈德

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我访问了提供的网页链接来下载请求的 IP、但它要求提供一个表格、我必须填写该表格才能获得政府批准。 我在一周前填写了表格、但尚未收到任何反馈或收到 IP 下载链接。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Martin:

    您已获得访问 IP 的权限、您应该会收到 一封包含更多信息的电子邮件。

    此致、

    David Chaparro