主题中讨论的其他器件: ADS62P49、ADS62P29
我想使用 tsw1400来表征12位 ADC。 我已将时钟 输出连接到 J1的引脚39上、所有数据线路都连接到 TSW1400 J1的35至13上。 捕获之后、我看到了非常差的 SFDR。 可能的原因是什么以及如何改进它?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我想使用 tsw1400来表征12位 ADC。 我已将时钟 输出连接到 J1的引脚39上、所有数据线路都连接到 TSW1400 J1的35至13上。 捕获之后、我看到了非常差的 SFDR。 可能的原因是什么以及如何改进它?
-7069,8191,通道数,2,,
-8089、8191、、Number of Bits、14、、
-5665、8191、ADC 输出数据速率、5.24288MHz、
-7273,8191、、、、、
-7037,8191,详细信息,信道1,信道2,
-4893,8191、min、3.00、16383.00代码
-1841、191、最大值、15407.00、16383.00代码
2819、8191、ST Dev、5461.94、0.00、代码
5651,8191、平均值、6711.58、16383.00、代码
6175、8191、RMS、5658.97、8191.00、代码
6287、8191、Peak to Peak、15405.00、1.00、Codes.
3719、8191、PAR、2.68、-INF、dB
-8189,8191、、、、、
-7925、8191、、、、、
-7409,8191、、、、、
-669,8191、、、、、
-8181,191、、、、、
-3325、8191、、、、、
99,8191、、、、、、
4147、8191、、、、、
6543、8191、、、、、
715、8191、、、、、、
3、8191、、、、、
-5965、8191、、、、、
-1485、8191、、、、、
-4813、8191、、、、、
-6973,8191、、、、、、
-8189,8191、、、、、
-5501,8191、、、、、
-8061、191、、、、、
1947,8191、、、、、
4195、8191、、、、、
6659、8191、、、、、
6811、8191、、、、、
4619、8191、、、、、
-7025、8191、、、、、
-3705、8191、、、、、
-575757,8191,,,,,
这是我捕获的一小块数据、为什么此数据为负并且只有一个时间戳值8191? 这些数据点不平滑、为什么会如此?
如果使用并行编程接口、则启用数字斜坡测试图形并发送位和代码屏幕快照。 这将告诉您 ADC 输出和 FPGA 输入之间的时序是否正确。
确保启用低速模式、因为您的输入时钟低于80MSPS。
确保输入时钟具有足够的振幅。
确保在电源和时钟存在后执行复位。
如果时序不良、请尝试使用寄存器0x44来调整与输出数据相关的输出时钟。
ADC 输出数据和时钟布线需要多长时间? 如果这些值很长、则可能需要添加缓冲器。
细节和指导。 请参见随附的。