请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:ADS6145 您好!
我计划在切换到 CMOS 模式(DDR)模式下、以80Mbps 采样的 FPGA 中采集数据。
我们正在考虑切换到 CMOS 模式、因为时序可能与 DDR 不同步。
从 LVDS 模式切换到 CMOS 模式时、我是否应该将 DRVDD 从3.3V 更改为2.5V? 是否有任何其他引脚需要更改?
谢谢。
Eevee
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
我计划在切换到 CMOS 模式(DDR)模式下、以80Mbps 采样的 FPGA 中采集数据。
我们正在考虑切换到 CMOS 模式、因为时序可能与 DDR 不同步。
从 LVDS 模式切换到 CMOS 模式时、我是否应该将 DRVDD 从3.3V 更改为2.5V? 是否有任何其他引脚需要更改?
谢谢。
Eevee
Eevee、
如果将器件设置为使用并行接口模式、则施加到 SEN 引脚的电压将决定器件是在 CMOS 模式还是 LVDS 模式下提供。 有关这方面的更多信息、请参阅数据表中的表2。
如果将该器件设置为使用串行编程接口、则该器件将以 CMOS 模式运行(寄存器0x00的 D8位的默认值为"0")。 要将此模式更改为 LVDS 模式、请将"1"写入地址0x00的 D8位。
此致、
吉姆