This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC3643:BURST DCLKIN?

Guru**** 1818760 points
Other Parts Discussed in Thread: ADC3643, ADC3683
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1212294/adc3643-burst-dclkin

器件型号:ADC3643
主题中讨论的其他器件: ADC3683

您好!

我计划在以下配置中使用 ADC3643芯片(也可能是稍后的 ADC3683): 64MHz 采样时钟、32倍抽取率、20位2线制 DDR 输出。 据我计算、在本例中、所需的 DCLKIN 为20MHz。

是否可以按照以下方式消除对 PLL 的需求:在每个 FCLK 转换之后、发出一个32或64MHz 时钟的10周期突发? (而不是连续的20MHz 时钟?)

此致、

Markoo Cebokli.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Markoo、

    20MHz 的计算正确,fs/ddcRate*serializationFactor = 64M/32*10=20MHz。  

    DCLK 必须是周期性的、不能像您描述的那样脉动脉冲。 必须使用 PLL。

    此致、蔡斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的、谢谢!