This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好!
借助 TSW14J56和 ADC12DJ3200EVM、我想 通过此电路板来执行自己的 FPGA VHDL 电路。 他们实际上有自己的软件(HSDC Pro、由您提供)、但想知道某个 IDE 是否允许我执行我想要的操作、或者我只能使用您提供的软件?
问题是、我需要有一个与外部信号同步的特定采样窗口。 相关信号是1.2GHz 或3GHz 脉冲、宽度约为6us、 以 1ms 的间隔出现一次(即我想在该信号出现时查找的采样窗口大小)。 图像可能对这个概念有所帮助。 当然、ADC12DJ3200EVM 速度足以在时域中处理该1.2GHz 或3GHz 信号、以及我认为可以制造基于 FIFO 的数据管理的数据量、所有这些都使用与 TSW14J56相同的 FPGA (它使用 Altera JESD204B)、 但我不知道哪个 IDE 可以让我使用 TSW14J56和 ADC12DJ3200EVM 达到这一级别。
可以帮帮我吗?
Daniel:
TI 不再支持 TSW14J56EVM、因为它现已停产。 为此平台开发的固件由不再支持 TI 的第三方提供支持。 此电路板有一个 JTAG 连接器、可用于下载您自己的自定义固件。 TI 唯一能够提供/建议的是或许使用该板具有的触发功能。 有关此方面的更多信息、请参阅随附的《用户指南》。
此致、
吉姆
e2e.ti.com/.../SLWU087_3D00_1_3D00_TI-PDF_3D00_en_2D00_us-_2800_3_2900_.pdf
Jim、您好!
感谢您的快速回答。 关于 IT:
"TI 不再支持 TSW14J56EVM、因为它现在已停产。 为此平台开发的固件由不再支持 TI 的第三方完成。"
1. TSW14J57EVM 可以提供我想要的帮助吗?
2. TI 是否有其他评估板或器件可以帮助我实现目标("... 与外部信号同步的特定采样窗口。 相关信号是1.2GHz 或3GHz 脉冲、宽度约为6us、 以 1ms 的间隔出现一次、这就是我想在该信号出现时找到的采样窗口的大小")?
此致、
但以理
Daniel、您好!
TI 没有足够快的现成解决方案可以实现您所描述的有间隙的周期捕获。 切换到 TSW14J57EVM 不会带来任何额外的好处、因为从我们的软件支持角度来看、结果是相同的。
我认为 TSW14J56EVM 上用于 Intel FPGA 的 IDE 称为 Quartus。 TSW14J547还包含 Intel FPGA、因此我相信使用的软件也是"Quartus"。 TSW14J58EVM 使用 Xilinx FPGA、Vivado 用于对该 FPGA 进行编程。
此处的限制不是由 TSW14J56EVM 造成的、而是我们的软件不是为您所描述的间隙周期性捕获而设计的。 唯一可行的方法是创建定制 FPGA 代码、在接收到每个1ms 周期脉冲后存储1.2-3GHz 脉冲的 X 个样本。
此致、蔡斯