Helllo TI、
在我浏览 VSP561x 数据表时会出现一些问题。 我希望你能帮助我理解这些情况。
问题1: 当选择4位 CMOS 输出模式时、12位格式(在第67页)是否会丢弃这些较低的位、即位3到位0?

问题2. 表15 (在第68页)中没有提到4位 CMOS 模式下的12位格式。 是否实现了这种格式? 如果是、可以在哪里找到类似的表?

问题3: 一些参数被定义了两次、其含义不同。 用户应该选择哪一个?
例如、
在第141页、对地址3处的位9给出了双解释。

在第143页、对地址5处的位0位15进行了双解释。

问题4: 尽管如此、上图中的地址=5的图表仍是 "(GPIO_SEL="0")"一个拼写错误? 根据寄存器 ADD 4的定义、在选择输出内容之前 GPIO_SEL 应成为输出端口。

问题5. 模拟输入通道待机设置(RegAdd=2)是否与通道选择(RegAdd=16)互锁?
是否应在 AIN1和 AIN 3被设置为待机模式时选择它们?


问题6. 在第141页、RegAdd3的位3是"LVDS 输出 x2模式"是" LVDS 中的双倍数据输出 "?
此致!
华莱士