您好!
使用多个 DAC5672A 时、请告知我们哪些线路可以共享、哪些控制线需要分离。
客户计划至少使用4个 DAC5672A 并希望尽可能减少连接到 FPGA 的线路数。
谢谢你。
JH
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
嘿、JH、
该 DAC 上的所有输入均为 CMOS 兼容、这意味着它们可以轻松共享控制信号。 如果每个 DAC 在单总线交错模式下运行、则每个双通道 DAC 只需要14个 CMOS 输入。 如果其系统要同步、则它们可以在全部四个 DAC 之间扇出 SELECTIQ、WRTIQ、CLKIQ 和 RESETIQ。 双总线模式也是如此。 (引脚现在是 CLKA、CLKB、WRTA 和 WRTB)。 他们只需要确保它们满足数据和时钟选通之间的时序要求。
如果 FPGA 和 DAC 以更高的采样率运行、他们可能希望在 FPGA 和 DAC 之间使用一些 CMOS 扇出缓冲器。
此致、
马特