大家好、支持团队。
下面我有一个关于使用的问题。
这种用法是否正确?
输入数据流速率:8Mbps
模式:双时钟模式
插值:x 2
数据传输模式:交错总线模式
CLK1频率:16MHz
CLK2频率 : 16MHz
CLK1与 CLK2同步。
此致、
千兆
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
很抱歉耽误你的时间。 事实证明、我们在实验中使用的单板上搭载了硅原型(解释它并非在所有运行模式下都能正常工作的原因)。 EVM 不再 供应、因此我无法简单订购新电路板。 我确实订购了一些其他样片、这些样片应该在下周早些时候送达、以便我将这些样片焊接到我拥有的验证板上。
我将在下周星期二之前向您介绍最新情况、希望有一个最终答案。 非常感谢您的耐心。
此致、
马特
北山市
我今天能够使用合适的生产材料使这种设置正常工作。
一些注意事项、
我建议使用 PLL_LOCK 为 FPGA 计时。 在此模式下、PLL_LOCK 将输出 16 MHz、因为 CMOS 输入总线的运行速度必须是输入速率的两倍(恰好与 DAC 的采样率相同)。
我可以使用和不使用 FIFO 来测试它。
再次感谢您的耐心等待、现在我的实验室中已经完成了单个 DAC5687设置。
此致、
马特