This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC3662:DCLKIN 上的时钟抖动

Guru**** 2484615 points
Other Parts Discussed in Thread: ADC3662

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1269880/adc3662-clock-jitter-on-dclkin

器件型号:ADC3662

尊敬的所有人:

我们正在设计一个 ADC3662电路板 、该电路板配置为使用内部 DDC 功能和复杂抽取。

为了简化设计、我们考虑使用 FPGA 内部 PLL 生成 DCLKIN 时钟。

该时钟仅用于 LVDS 串行接口、不用于采集。

FPGA 是 Xilinx Spartan 7、时钟向导估算 PLL 输出抖动大于 300ps 峰峰值。

在数据表中、该时钟的最大抖动是50ps、未指定该时钟是 RMS 还是峰峰值。

类似的配置是否存在任何问题?

如果  DCLKIN 上的抖动 过高、会发生什么情况?

 

谢谢、此致

安东尼奥·克里马科

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Antonio,

    如果抖动过高、则可能无法满足数据接口的建立和保持时间要求。 我认为数据表中的抖动指的是峰间抖动、为100ps。 此规范复制自 DDC 旁路模式下测量的125MSPS 器件。 您的应用的数据速率是多少? 我怀疑由于您处于抽取模式且使用的是25MSPS 器件、因此这是可以接受的。 只要您可以延迟 FPGA 的 DCLKIN 输出、这些时钟就应该相互对齐、那么我怀疑这对于您的应用来说不是问题

    此致、Chase

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的蔡斯:

    感谢您的回答。

    数据表中说明了"DCLKIN 与采样时钟之间的相位关系无关紧要、但两个时钟都需要锁频。"

    这让我认为、为了 实现这一点、在两个时钟域之间存在某种"缓冲器"。

    如果相位关系很重要、并且必须考虑设置/保持时间、那么哪里可以找到这些参数、因为我在数据表中没有看到这些参数。

    我看到的唯一一个链接两个时钟的参数是"TPD 传播延迟:采样时钟下降沿到 DCLK 上升沿"、但这不会给我带来任何  DCLKIN 约束。

      采样时钟和   DCLKIN 之间的实际要求是什么?

    实际的 DCLKIN 频率为~10MHz、但我们 将来可能不会使用 DDC、我不想排除这个选项。  

    谢谢、此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Antonio:

    是的、正确、相位可以是任意值、但它们不应发生漂移。 对于有任何混淆、我深表歉意。 我们注意到的一个问题是耦合到输入端的数据通道可能很敏感。 如果存在任何耦合、则可以通过调整采样时钟和 DCLKIN 之间的相位偏移来解决此问题。 要避免这种情况、您可以采取的一种做法是使用半摆幅模式来减少耦合到输入端的机会、并且为了完全避免这种潜在的问题、您可以在输入布线的内部层或相反的层上路由 LVDS。 在10MHz、我相信 DCLKIN 的 FPGA 不会有问题。

    此致、Chase