This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1220:当 IC 断电时、SPI 总线输入引脚是否为高阻抗?

Guru**** 2481465 points
Other Parts Discussed in Thread: ADS1220

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1300168/ads1220-when-the-ic-is-powered-down-is-the-spi-bus-input-pins-high-impedance

器件型号:ADS1220

你好 :)

我想知道你能不能帮我。 我目前计划在同一总线上使用多个 SPI 器件、而包括 ADS1220在内的部分器件可将其电源断电。 我希望总线上被供电的器件继续处于可访问状态、

您知道 IC 完全断电时 SPI 输入引脚(时钟和 DIN 引脚)是否为高阻抗吗?

在数据表中、我只能看到对于逻辑低电平/高电平、这些引脚上的输入漏电流为+-10uA、但就我所能知道的来说、这是假定 IC 已加电的情况。

对于 DOUT 引脚、我目前计划放置一个具有三态输出的 SN74LVC1G125DBVR 同相缓冲器。 CS 线路将驱动 ADS1220以及缓冲器上的三态控制。 我会为总线上的所有器件执行此操作。

谢谢!

亚当

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Adam、

    此场景的总体问题是绝对最大额定值要求。  输入引脚具有 ESD 结构、该结构将驱动电流通过器件、从数字信号中输出。  ADS1220的功耗相对较低、通过器件反向驱动电流可使器件处于奇数运行状态、并且在电流通过 ESD 二极管返回电源引脚时实际上可能会尝试为器件加电、电容将开始充电。

    因此通常、在 ADS1220未上电时、您不希望任何模拟或数字信号驱动输入引脚。  这种设计替代方案是使用断电命令。

    此致、

    鲍勃 B

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    很抱歉这么晚才回复! 感谢你的评分