This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC16DX370:ADC 芯片初始化失败

Guru**** 2387830 points
Other Parts Discussed in Thread: ADC16DX370, LMK04832
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1323203/adc16dx370-adc-chip-fails-to-initialize

器件型号:ADC16DX370
主题中讨论的其他器件: LMK04832

我们有一个模块设计、其 ADC16DX370在368.64 MHz 下运行、并连接到 Xilinx Ultrascale+ FPGA。 我们有多个 ADC 模块运行良好、但我们看到了来自多个电路板的奇怪但一致的故障。 故障电路板通过按预期将 SYNCb 线路拉低来初始化 JESD 同步、但在 FPGA 生成所需的 K28.5码字后绝不会退出初始化。 (syncb 线始终保持低电平)。 通过查看器件的寄存器转储(在任何初始化之前)、并比较"正在工作"与"未工作"模块、我们可以看到寄存器位0x6C[2](PLL_LOCK)在不工作的板上为低电平、在工作板上为高电平。 我没有看到任何有关器件中 PLL 的文档、因此我假设它是 JESD 接口的 PLL。  输入时钟是 LVDS、368.64 MHz、我们已经在示波器上验证了它的完整性。 该时钟由 LMK04832生成。 LMK 部件有一个可编程的 IO 标准。 如果我们使用互补 CMOS 标准对输入时钟进行过驱动、器件会很好地同步 JESD、但时钟的峰峰值电压超出器件的参数范围、因此我们想更好地了解这里发生了什么情况。  我们正在按照数据表第10.1节中定义的顺序初始化电源轨、并验证了它们是无噪声电源。  TI 能否提供更多信息、帮助我们了解 LVDS 为什么不起作用、以及 PLL_LOC=0意味着什么?  谢谢你。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    很抱歉耽误了我们的时间。 我将在下周早些时候对此进行探讨、并在星期二提供最新情况。

    此致、

    德鲁

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    除非满足以下条件、否则我们不能保证正常运行:

    请参阅数据表"驱动 CLKIN+和 CLKIN–输入"的9.1.2.1节。

    "CLKIN 输入的输入共模与 LVDS 和 LVPECL 等许多通用信号标准不兼容。 因此、必须在发送器处定制 CLKIN 信号驱动器共模或沿接口进行调整。

    只要电平保持在绝对最大标准范围内、就可以过驱动时钟。

    此致、

    德鲁

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Drew:

    感谢您的回复。

    我们正在使用 LMK04832NKDT 为 ADC16DX370计时。 将两个器件电气连接的最佳方式是什么?您建议将 LMK 时钟设置为什么模式? 下面是当前连接的片段。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    您是否还能够在原理图的器件侧发送时钟迹线、以便全面了解当前的设置情况?

    此致、

    德鲁

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    这里是 ADC 侧

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回复。 数据表的引脚功能中有关于 SYSREF+/-的注释:

    "在交流耦合的情况下、必须在耦合电容器的源极侧进行端接。"

    因此、SYSREF 的终端应位于交流耦合电容的 LMK 侧(源极侧)。

    我们是否可以翻转端接和交流耦合电容的位置、以查看这是否解决了问题?

    此致、

    德鲁

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Drew:

    我们将尝试您的建议、并将更新结果。

    谢谢!