This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS7951:SPI 仿真模型、HDL

Guru**** 2478765 points
Other Parts Discussed in Thread: ADS7951

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1323387/ads7951-spi-simulation-model-hdl

器件型号:ADS7951

我正在验证我们的自定义 IP、想询问是否有适用于 ADS7951或任何相关器件的 SPI 接口 Verilog 或 VHDL 模型?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Richard、

    欢迎来到我们的 e2e 论坛!  很遗憾、我们不能与您共享 ADS7951的 Verilog 或 VHDL 代码。  您可以随意发送控制线路(/CS、SCLK、SDI、SDO 等)的逻辑分析仪或 O'Scope"屏幕截图、我们很高兴为您查看该内容。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     我已经附上了 SPI 控制线的图片。  当复位被释放时、第一个 SPI 事务是唯一的。  我在 SPI 时钟上看到一个下降沿、然后是一个上升沿。  该初始下降沿、即第一个上升沿之前的下降沿是否会导致 DO 输出从 DO15 => DO14变化?  看起来可能会影响我们 FPGA 中的设置时序、因为它随时钟移入来自 ADC 的数据。  关于 D15被 SPI 时钟上的第一个下降沿置基础的情况、我的解释是否正确?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Richard、

    是的-它会产生影响。  在应用/CS 输入之前、请确保 SCLK 为低电平。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    数据表显示了较大的传播延迟、例如、对于3V、时钟到 q td2 = 27ns。  这些延迟是否符合我们在实际硬件中的预期?  什么是典型值?  由于数据在下降沿随时钟输出、因此在上升沿捕捉的功能在20 MHz 可能不起作用。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    通常 约为12-13ns。