大家好、在一个新设计中、我们将 SN75DP139用于 DP++至 DVI TMDS 电平转换应用。 请回答以下问题:1. SN75DP139的主链路连接到 DP++源。 DP++信号交流耦合到 SN75DP139的输入引脚、与 SN75DP139的评估板原理图类似。 在交流耦合电容器之前、通过评估板中的50 Ω 电阻器提供用于 DP++信号的3.3V 上拉终端选项。 请确认在交流耦合电容器之前需要50 Ω 上拉至 AVCC (3.3V)。 2. SN75DP139的 TMDS 输出直接连接到 Xilinx/AMD FPGA TMDS 接收器组。 请确认 SN75DP139是否具有内部50 Ω 上拉至 AVcc (3.3V)。 如果不是这样的话、我们必须在我们的电路中提供它。 在评估板原理图中、未显示适用于 SN75DP139 TMDS 输出的上拉选项。 3.数据表中也没有给出 SN75DP139的 TMDS/CML 输出的共模电压值。 此致 Hafiz Haja