This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我正在考虑使用 ADC 评估板(ADS131A04EVM)测量5kHz 输入信号、采样率为80kSPS 或更高(例如、设置为128kSPS)。
我想测量采样抖动低于1ns。 此评估板是否满足我的要求?
您好、jito、
对于 ADS131A04等过采样 ADC、抖动引起的 SNR 影响由以下所示的公式给出
如果您要以128kSPS 的速率运行 ADC、则动态范围为85.12dB 且 OSR = 32。 3dB BW 如下图所示、即~1/4的数据速率、或32kHz。
使用该信息和如下所示的公式、您可以计算出该值以满足 SNR_LIMIT = 85.12dB 的要求、t _jitter = 1.56ns。 不过、与该值相比、您通常需要高10-20dB、以确保时钟抖动不会影响测量。 当 SNR_LIMIT = 95.21dB 时、您需要 t_jitter = 0.5ns。 这是对时钟的输入信号没有影响所需的抖动。 如果您增加了 OSR (降低了采样率)或降低了输入频率、那么您的抖动要求将会放宽。
-Bryan