主题中讨论的其他器件: ADS1278、 ADS127L01
您好!
我将在我的设计中驱动多个并联且完全同步的 ADS127L11。 每个 ADS127L11都将有自己的隔离电源、并将通过数字隔离器与 SoC 进行通信。 因此、我希望尽量减少能够驱动 ADS127L11的信号。 我正在考虑以下问题:
- RESET :不会被使用,并通过一个上拉电阻连接到5V 电源。
- DRDY:将不使用,而 SDO/DRDY 将用于其双重功能。
- CS:将不使用,因此默认情况下应启用3引脚 SPI。
- CLK 和 SCLK:是否有办法将它们联系在一起进行一对一的关系并跳过一个信号? (我过去在 Framesync com 中使用 ADS1278成功完成了这一要求。 模式)。
是否有其他建议尽可能减少隔离栅上的信号数量?
此外、我打算将与 AVDD 相同的5V 电源用作 IOVDD。 如果模拟和数字电源的电源路径彼此之间分离得很好、您觉得这有什么问题吗?
谢谢、此致、
哈维尔