工具与软件:
我尝试评估 PGA 差分输入的峰峰值噪声。
差分 PGA 输入的差分传输功能是什么?
我们只有反馈电容器值、但我们不知道反馈电阻器值、因此无法知道该输入的一阶切割频率。
如果摆动了一些电阻器、可能取决于 PGA 增益吗?
谢谢。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
尊敬的 Damien:
ADS1263 ADC 上的噪声主要由 ADC 内部的数字滤波器进行滤波、您可以在 ADS1263数据表第44页的公式(14)中找到内部 sinc 数字滤波器的传递函数、此外、您还可以在同一数据表中的表9-4中找到 sinc 滤波器带宽。 数字滤波器的带宽与 ADC 的输出数据速率和滤波器阶数有关。
我已经看到您在另一个主题中发布了有关 ADS1263的另一个问题、请将来尝试将有关同一器件的所有问题发布到 E2E 论坛上的同一主题中。 谢谢。
Br、
戴尔
您好、Bryan:
在设计内部 PGA 等模拟外部差分放大器时、由于反馈电阻器和电容器的存在而存在切断频率。
通常、我选择 反馈电阻器来创建第一个极点滤波器。
该滤波器允许我对输入端噪声进行积分、从而了解输出差分模拟值中的噪声。
因此、该滤波器的截止频率取决于所选择的电阻器。
在数据表中我们没有 PGA 噪声性能,我们只有"ADC"噪声性能页面。
在数据表开头、我们得到了噪声:7 nV RMS (2.5 SPS/增益= 32)。 这 µV 在 ADC 输出端的峰间值为7n * 6 * 32 = 1478 μ s?
我们 有一些曲线的噪声7-12, 7-13 :这不是很多,如果我有很多样本每秒不同,我不知道我在输出数据中有多少噪声。
如何用它来设计输入抗混叠滤波器? 我必须选择多大的截止频率?
尊敬的 Damien Buisson:
正如我在上一篇文章中提到的、数据表中指定的噪声是 ADC 噪声和 PGA 噪声的组合噪声系数。 因此、表8.8中的这些值包括 PGA 噪声、而这些值是在 ADC 输出端测得的噪声、然后该噪声又以输入为基准(注意此处、当我说"ADC"时、我指的是器件内部包含 ADC + PGA 的信号链)
关于抗混叠滤波器:以下是有关如何根据 Δ-Σ 调制器频率和您决定/选择的其他系统级参数选择滤波器元件的指南: https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/955466/faq-delta-sigma-adc-anti-aliasing-filter-component-selection
-Bryan