主题中讨论的其他器件: ADS127L18、 ADS127L21、 TINA-TI、 ADS127L11
工具与软件:
您好、TI:
我正在寻找能够同时采样并在3.3V 电压下运行的 ADC、我所需的最高频率是15kHz。 TI 可以推荐一个合适的器件吗?
ADS131M04-Q1的最大采样率为64KSPS、我的问题是它适用于每个通道、还是因为有4个通道、所以会进行4分频、这也是每个通道可用的16ksps? 请告知我、我必须完成器件选择。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
您好、TI:
我正在寻找能够同时采样并在3.3V 电压下运行的 ADC、我所需的最高频率是15kHz。 TI 可以推荐一个合适的器件吗?
ADS131M04-Q1的最大采样率为64KSPS、我的问题是它适用于每个通道、还是因为有4个通道、所以会进行4分频、这也是每个通道可用的16ksps? 请告知我、我必须完成器件选择。
尊敬的 Sumeet:
如果您正在寻找符合 AEC-Q100标准的解决方案、那么 ADS131M04-Q1将是我们当前满足您要求的最佳选择。
此器件包含四个并行工作的专用 ADC。 这意味着每个 ADC 通道样本高达64kSPS。
但需要注意的一点是、ADS131M04-Q1使用 SINC3数字滤波器。 如果您查看数据表中的数字滤波器频率响应(图8-4和8-5)、您将注意到输入信号随着信号频率的增加而衰减。
这意味着、如果您以64kSPS 的速率运行器件、那么频率为15kHz 的信号将衰减~3dB。
如果这种衰减是不可接受的、您可以在处理器中实现所谓的数字"压降补偿滤波器"。 然后、这个滤波器将对 SINC3滤波器的衰减进行数字校正。
如果您不需要 AEC-Q100认证、则应查看我们的 ADS127L18。 该器件提供了"平坦通带"滤波器选项。
此致、
Joachim Wuerker
Joachim、感谢您提供了内容丰富的回复、
我有一个关于 ADS127L18与 MCU 的接口的问题、那就是 SPI 或并行、对于其与 Arduino Uno 的连接、您是否具有任何参考设计和代码?
我对 AVDD 是否应该是5V 有疑问、我可以使用3.3V 为其供电吗、IOVDD 是否需要1.8V? 请告诉我。 如果我为其供电、它的电压为3.3V、可以获得的最大采样率是多少?
数据表中提到了与电压电平相关的不同模式。
我还打算使用单端操作。
您好、Sumeet:
我们没有任何用于连接 MCU 的示例代码。
ADS127L18需要两个接口。 SPI 仅用于读取和写入内部配置寄存器。 您无法通过 SPI 端口读取转换结果。 所有转换结果都通过一个单独的数据端口接口读取、该接口使用帧同步(与音频 I2S 接口类似)。 数据端口具有使用1至8个 DOUT 引脚传输数据的选项、还可生成数据时钟(DCLK)和帧同步时钟(FSYNC)。 通过对 Arduino Uno 进行快速搜索、看来此 MCU 不支持帧同步接口。
AVDD 可以由3.3V 电源供电、但宽带滤波器的最大数据速率将降至200ksps、低延迟滤波器的最大数据速率将降至533ksps。 IOVDD 电源仅支持1.8V 逻辑电平、允许的电压范围为1.65V 至1.95V。
如果您只想使用 SPI 进行连接、那么我建议查看单通道 ADS127L21;您可以轻松地通过单个 SPI 端口以菊花链形式连接4个器件。
此致、
Keith Nicholas
精密 ADC 应用
Keith 和 Jaochim、
感谢您的响应、我想我是否有可能模拟 ADS 对我设计的信号链的响应? 我已将我的信号 Tina SPICE 模型附加到这条消息中。
您好、Sumeet:
您可以将 ADS127L11 TINA-TI 模型与附加的信号链一起使用。 该模型将实现交流响应仿真、噪声仿真以及瞬态响应(有助于验证输入放大器是否能够正确驱动 ADC 输入)。
https://www.ti.com/lit/tsc /sbam467
ADS127L11 Spice 模型仅对模拟前端进行建模、而不对器件的数字特性进行建模。
此致、
Keith
我需要仿真方面的帮助、
您能否向我提供一个电子邮件 ID、以便我获取有关仿真模型的技术支持。 由于这是我们的 IP 的一部分、因此我无法将仿真模型附加到此线程。
我的另一个问题是 IOVDD 电压:
将1.8V 与3.3V 和5V 用于 IOVDD 的优缺点分别是什么。
"尽管 ADC 提供了灵活的 SPI 时钟选项和宽 IOVDD 电压范围、但以下指导原则有助于实现完整的数据表性能。 如果可能、使用与 CLK 信号相位同调的 SCLK 信号(即2:1、1:1、1:2、1:4、 依此类推) 2. 更大限度地减小 SCLK 和 CLK 之间的相位偏斜(< 5ns) 3. 以尽可能低的电压运行 IOVDD、以减少数字噪声耦合4. 如果 IOVDD≥3.3V、考虑在整个转换周期内持续运行 SCLK、以便在整个转换周期5内分散噪声耦合的影响。 使 SDO/ DRDY 的引线电容保持≤20pF、从而限制与数字代码转换相关的峰值电流"
这表明、为了降低数字噪声、IOVDD 应非常低。
请回复我的两个问题。
您好、Sumeet:
ADS127L18仅支持高达1.95V 的 IO 电压、因此典型值为1.8V。 ADS127L11和 ADS127L21支持1.65V 至5.5V 的宽 IOVDD 电压。 为了实现最低噪声、最好使用较低的 IO 电压电平、因为数字活动将有一定程度的耦合回 ADC 输入。 使用标准时钟比率和最小时钟偏斜也有助于减少噪声耦合。 要明确的是、这对总 SNR 的影响很小、但可能会使 THD 和 SFDR 降级。
如果您在使用 ADS127Lxx 模型时有任何具体问题、请在此处提问。
此致、
Keith