主题中讨论的其他器件:ADC3543
工具与软件:
我们目前正在定制电路板上使用 ADC3543进行实验。 我们喜欢在复杂抽取模式下使用具有并行 DDR 输出的芯片。
数据表的图8-36提供了输出格式示例。 根据图、D16 (MSB)一直到 D1 (LSB)都使用16位输出。 I 样本似乎出现在 DCLK 的上升沿、Q 样本出现在下降沿。
此示例实际上并不能很好地与数据表的第8.3.5.5节(输出位映射器)配合使用、因为图8-44 (用于并行 DDR 模式)甚至不能为引脚 D9以下的任何对象提供地址。 我认为无法为引脚 D1、D2、...、D8配置输出位映射。 此外、我不知道上升沿和下降沿的地址如何与 I 和 Q 样本匹配。
因此、根据我现在所了解的内容、我看到对数据表有两种可能的解释:
1.在复杂抽取输出模式下根本无法重映射位,输出始终固定为 D16 .. d1
2."并行 SDR"输出映射用于在复杂抽取模式下映射位
您能否在复杂抽取模式下详细说明一下输出位映射?
-解释是1)或2)正确还是不正确?
-是否可以在复杂抽取模式和并行 DDR 输出模式下使用超过16位?
-是否有任何其他配置示例(包括寄存器内容)可以为 DDR 输出模式中的复杂解析模式提供?
此致!